吉大19年9月《数字电子技术》作业考核试题【标准答案】

作者:佚名 字体:[增加 减小] 来源:互联网 时间:2019-08-04 09:59

吉大19年9月《数字电子技术》作业考核试题-0001 试卷总分:100 得分:0 一、 单选题 (共 10 道试题,共 40 分) 1.在下列触发器中,有约束条件的是( )。 A.主从JK F/F B.主从D F/F C.同步RS F/F D.边
吉大19年9月《数字电子技术》作业考核试题-0001
试卷总分:100    得分:0
一、 单选题 (共 10 道试题,共 40 分)
1.在下列触发器中,有约束条件的是( )。
A.主从JK F/F
B.主从D F/F
C.同步RS F/F
D.边沿D F/F
 
 
2.为实现将JK触发器转换为D触发器,应使( )。
A.J=D,K=/D
B.K=D,J=/D
C.J=K=D
D.J=K=/D
 
 
3.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=( )。
A.0或/Q
B.1
C.Q
D./Q
 
 
4.N个触发器可以构成最大计数长度(进制数)为( )的计数器。
A.n
B.2N
C.N的平方
D.2的N次方
 
 
5.8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。
A.1
B.2
C.4
D.8
 
 
6.A+BC=()。
A.A+B
B.A+C
C.(A+B)(A+C)
D.B+C
 
 
7.对于TTL与非门闲置输入端的处理,不可以( )。
A.接电源
B.通过电阻33kΩ接电源
C.接地
D.与有用输入端并联
 
 
8.下列触发器中,没有约束条件的是( )。
A.基本RS触发器
B.主从RS触发器
C.同步RS触发器
D.边沿D触发器
 
 
9.下列逻辑电路中为时序逻辑电路的是( )。
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
 
 
10.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
A.>RON
B.<ROFF
C.ROFF<RI<RON
D.>ROFF
 
 
二、 多选题 (共 5 道试题,共 20 分)
1.CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
A.微功耗
B.高速度
C.高抗干扰能力
D.电源范围宽
 
 
2.逻辑变量的取值1和0可以表示( )。
A.开关的闭合、断开
B.电位的高、低
C.真与假
D.电流的有、无
 
 
3.逻辑函数的表示方法中具有唯一性的是( )。
A.真值表
B.表达式
C.逻辑图
D.卡诺图
 
 
4.下列触发器中,克服了空翻现象的有( )。
A.边沿D触发器
B.主从RS触发器
C.同步RS触发器
D.主从JK触发器
 
 
5.下列那种是描述时序电路逻辑功能的方法( )。
A.逻辑方程组
B.状态图
C.电路图
D.时序图
 
 
三、 判断题 (共 10 道试题,共 40 分)
1.采样定理的规定,是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。
A.错误
B.正确
 
 
2.异或函数与同或函数在逻辑上互为反函数。
A.错误
B.正确
 
 
3.采用移位寄存器可以把并行数据转化成串行数据。
A.错误
B.正确
 
 
4.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
A.错误
B.正确
 
 
5.电路结构和其触发方式与功能并没有必然的联系。
A.错误
B.正确
 
 
6.卡诺图化简法可以更加直观、简捷的逻辑函数化简方法。
A.错误
B.正确
 
 
7.0FEH是我们数制中的十六进制。
A.错误
B.正确
 
 
8.74LS139为4路数据分配器。
A.错误
B.正确
 
 
9.8421码1001比0001大。
A.错误
B.正确
 
 
10.逻辑函数的简化对于提高电路的可靠性并没有什么作用,因此实际意义不大。
A.错误
B.正确
 
Tag:  

作业咨询:
点击这里给我发消息

论文咨询:
点击这里给我发消息

合作加盟:
点击这里给我发消息

服务时间:
8:30-24:00(工作日)