西交《数字电子技术(高起专)》在线作业 试卷总分:100 得分:100 一、单选题 (共 30 道试题,共 60 分) 1.格雷码的优点是( )。 A.代码短 B.记忆方便 C.两组相邻代码之间只有一位不同 D.同
西交《数字电子技术(高起专)》在线作业
试卷总分:100 得分:100
一、单选题 (共 30 道试题,共 60 分)
1.格雷码的优点是( )。
A.代码短
B.记忆方便
C.两组相邻代码之间只有一位不同
D.同时具备以上三者
2.数字电路中使用的是( )。
A.二进制
B.八进制
C.十进制
D.十六进制
3.数字系统中,能自行产生矩形波的电路是( )。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
4.在函数F=AB+CD的真值表中,F=1的状态共有多少个?( )
A.2
B.4
C.7
D.6
5.如要将一个最大幅度为5.V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用( )位ADC。
A.6
B.8
C.10
D.12
6.三极管开关电路中,影响开关速度的主要因素是( )。
A.td
B.tr
C.ts
D.tf
7.两个开关控制一盏灯,用A和B为表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为( )。
A.同或
B.或非
C.异或
D.与非
8.二极管与门的两输入信号AB=( )时,输出为高电平。
A.0
B.1
C.10
D.11
9.2007个1连续异或的结果是( )
A.1
B.0
C.逻辑概念错误
D.不确定
10.电源电压VDD为0V的CMOS集成模拟开关可接通幅度为( )的信号。
A.-10~0V
B.0~10V
C.0~VDD/2
D.>10V
11.N变量的卡诺图中任一最小项应当有( )相邻块。
A.2N
B.N
C.N+1
D.N-1
12.高密度可编程逻辑器件中具有硬件加密功能的器件是( )
A.GAL
B.HDPLD
C.FPGA
D.HDPLD和FPGA
13.用不同数制的数字来表示2004,位数最少的是( )。
A.十六进制
B.十进制
C.八进制
D.二进制
14.与4位串行进位加法器比较,使用超前进位全加器的目的是( )
A.完成自动加法进位
B.完成4位加法
C.完成4位串行加法
D.提高运算速度
15.数字系统中,能实现精确定时的电路是( )。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
16.标准TTL门关门电平 之值为( )。
A.0.3V
B.0.5V
C.0.8V
D.1.2V
17.555构成的多谐振荡器中,还可通过改变( )端电压值使振荡周期改变。
A.VCC
B.RD
C.C-U
D.GND
18.若将输入脉冲信号延迟一段时间后输出,应用( )电路。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
19.n位二进制的A/D转换器可分辨出满量程值( )的输入变化量。
A.1/(2n + 1)
B.1/2n
C.1/(2n – 1)
D.无法确定
20.数字电路中最常用的BCD码是( )。
A.5421码
B.8421码
C.余3码
D.循环码
21.用不同数制的数字来表示2007,位数最少的是( )。
A.二进制
B.八进制
C.十进制
D.十六进制
22.欲把一脉冲信号延迟8个CP后输出,宜采用( )电路。
A.计数器
B.分频器
C.移位寄存器
D.脉冲发生器
23.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是( )。
A.与非
B.或非
C.同或
D.异或
24.用三态门可以实现“总线”连接,但其“使能”控制端应为( )。
A.固定接0
B.固定接1
C.同时使能
D.分时使能
25.改变( )值,不会改变555构成的多谐振荡器电路的振荡频率
A.电源VCC
B.电阻R1
C.电阻R2
D.电容C
26.TTL与非门输出低电平的参数规范值是( )。
A.≤0.3V
B.≥0.3V
C.≤0.4V
D.=0.8V
27.二极管或门的两输入信号AB=( )时,输出为低电平。
A.0
B.1
C.10
D.11
28.n位环形移位寄存器的有效状态数是( )
A.n-1
B.n
C.2n
D.2^n
29.采用双地址译码且分时送入行和列地址信号DRAM内部存储矩阵的字数与外部地址线数n的关系一般为( )
A.2n
B.2^n
C.2^(2n)
D.2^(4n)
30.欲把并行数据转换成串行数据,可用( )。
A.计数器
B.分频器
C.移位寄存器
D.脉冲发生器
二、判断题 (共 20 道试题,共 40 分)
31.计数器除了能对输入脉冲进行计数,还能作为分频器用。 ( )
32.八位二进制数可以表示256种不同状态。 ( )
33.八路数据分配器的地址输入(选择控制)端有8个。()
34.D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。( )
35.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。()
36.CMOS门的输出结构和TTL的类似,可以分成标准的、漏极开路及3态输出三种。 ( )
37.正“与非”门也就是负“或非”门。()
38.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。()
39.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。 ( )
40.函数F连续取100次偶,F不变。()
41.已知逻辑A+B=A+C,则B=C。( )
42.八路数据分配器的地址输入(选择控制)端有8个。 ( )
43.D/A的含义是模数转换 ( )
44.RS触发器、JK触发器均具有状态翻转功能
45.构成一个7进制计数器需要3个触发器( )
46.函数F连续取00次对偶,F不变。( )
47.逻辑变量的取值,比0大。 ( )
48.BCD码即842码。( )
49.优先编码器只同时输入的信号中的优先级别最高的一个信号编码。()
50.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( )