西交19春《数字电子技术(高起专)》在线作业【标准答案】

作者:佚名 字体:[增加 减小] 来源:互联网 时间:2019-07-08 11:14

西交《数字电子技术(高起专)》在线作业 试卷总分:100 得分:0 一、 单选题 (共 35 道试题,共 70 分) 1.数字信号是( ) A.时间和幅值上连续变化的信号 B.时间上连续、幅值上离散变化的信号
西交《数字电子技术(高起专)》在线作业
试卷总分:100    得分:0
一、 单选题 (共 35 道试题,共 70 分)
1.数字信号是( )
A.时间和幅值上连续变化的信号
B.时间上连续、幅值上离散变化的信号
C.时间和幅值上离散的信号
D.时间上离散、幅值上连续变化的信号
 
 
2.用不同数制的数字来表示2007,位数最少的是( )
A.十六进制
B.十进制
C.八进制
D.二进制
 
 
3.格雷码的优点是( )
A.两组相邻代码之间只有一位不同
B.代码短
C.记忆方便
D.同时具备以上三者
 
 
4.门电路输入端对地所接电阻R≤Roff时,相当于此端( )
A.接2.4V电压
B.接逻辑“1”
C.接逻辑“0”
D.不确定
 
 
5.如果把D触发器的反向输出端反馈连接到输入D,它输出Q的脉冲波形的频率为CP脉冲频率f的( )
A.四分频
B.二分频
C.一倍
D.两倍
 
 
6.2007个1连续异或的结果是( )
A.1
B.0
C.逻辑概念错误
D.不确定
 
 
7.在函数F=AB+CD的真值表中,F=1的状态共有多少个?( )
A.2
B.4
C.7
D.6
 
 
8.TTL电路中,( )能实现“线与”逻辑
A.异或门
B.与或非门
C.TS门
D.OC门
 
 
9.要使JK触发器的输出Q从1变成0,它的输入信号JK应为( )
A.00
B.01
C.10
D.都不行
 
 
10.n位环形移位寄存器的有效状态数是( )
A.n-1
B.n
C.2n
D.2^n
 
 
11.“与非”逻辑运算结果为“0”的条件是该与项的变量( )
A.任一个输入“0”
B.全部输入“0”
C.全部输入“1”
D.任一个输入“1”
 
 
12.某逻辑电路由一个功能块电路组成,整体电路的逻辑功能与这个功能块原来的逻辑功能( )
A.一定相同
B.一定不同
C.不一定相同
D.无法确定
 
 
13.程序控制中,常用( )电路作定时器
A.编码器
B.译码器
C.比较器
D.计数器
 
 
14.基本RS触发器的输入直接控制其输出状态,所以它不能称为( )触发器
A.直接置1、清0
B.直接置位、复位
C.异步
D.同步
 
 
15.如果触发器的次态仅取决于CP ( )时输入信号的状态,就可以克服空翻
A.高电平
B.低电平
C.上(下)沿
D.无法确定
 
 
16.三态寄存器的( )信号无效时,寄存器输出为高阻状态
A.异步清零
B.输入使能
C.输出使能
D.CP
 
 
17.欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用10进制集成计数器,则各级的分频系数为( )
A.(3,6,10,10,10)
B.(3,12,10,10,10)
C.(6,3,10,10,10)
D.(4,9,10,10,10)
 
 
18.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是( )
A.与
B.或
C.或非
D.与非
 
 
19.与4位串行进位加法器比较,使用超前进位全加器的目的是( )
A.完成自动加法进位
B.完成4位加法
C.完成4位串行加法
D.提高运算速度
 
 
20.把模拟量转换成为相应数字量的转换器件称为( )
A.数模转换器
B.计数器
C.编码器
D.模数转换器
 
 
21.如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于10mV,最少应选用( )位ADC
A.12
B.10
C.8
D.6
 
 
22.译码器的任务是( )
A.将电路的某种状态转换成相应的代码
B.将十进制数转化为二进制数
C.将二进制数转换为十进制数
D.将某种代码转换为电路的某种输出状态
 
 
23.七段译码器74LS47的输入是4位( ),输出是七段反码
A.BCD码
B.七段码
C.七段反码
D.二进制码
 
 
24.用三态门可以实现“总线”连接,但其“使能”控制端应为( )
A.同时使能
B.分时使能
C.固定接0
D.固定接1
 
 
25.二极管或门的两输入信号AB=( )时,输出为低电平
A.11
B.10
C.01
D.00
 
 
26.2007个1连续异或的结果是( )
A.1
B.0
C.不唯一
D.逻辑错误
 
 
27.对于JK型触发器下列说法正确的是( )
A.当J=1,K=1时具有计数的功能
B.当J=1,K=0时Q[n+1]=1
C.当J=0,K=0时去Q[n+1]=0
D.当J=1,K=1时Q[n+1]=1
 
 
28.数字系统中,能自行产生矩形波的电路是( )
A.单稳态触发器
B.施密特触发器
C.集成定时器
D.多谐振荡器
 
 
29.数字系统中,常用( )电路,将输入脉冲信号变为等幅等宽的脉冲信号
A.单稳态触发器
B.施密特触发器
C.集成定时器
D.多谐振荡器
 
 
30.改变( )值,不会改变555构成的多谐振荡器电路的振荡频率
A.电源VCC
B.电阻R1
C.电阻R2
D.电容C
 
 
31.改变( )之值不会影响555构成单稳态触发器的定时时间tw
A.电源电压
B.电容C
C.电阻R
D.C-U端电位
 
 
32.欲增加集成单稳电路的延迟时间tW,可以( )
A.增大Cx
B.减小Rx
C.提高电源电压
D.降低电源电压
 
 
33.采用双地址译码且分时送入行和列地址信号DRAM内部存储矩阵的字数与外部地址线数n的关系一般为( )
A.2n
B.2^n
C.2^(2n)
D.2^(4n)
 
 
34.小容量RAM内部存储矩阵的字数与外部地址线数n的关系一般为( )
A.n
B.2n
C.2^n
D.2^n+1
 
 
35.高密度可编程逻辑器件中具有硬件加密功能的器件是( )
A.GAL
B.HDPLD
C.FPGA
D.HDPLD和FPGA
 
 
二、 判断题 (共 15 道试题,共 30 分)
1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。()
A.对
B.错
 
 
2.优先编码器只同时输入的信号中的优先级别最高的一个信号编码。()
A.对
B.错
 
 
3.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()
A.对
B.错
 
 
4.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。()
A.对
B.错
 
 
5.时序电路不含有记忆功能的器件。()
A.对
B.错
 
 
6.A/D转换器是将数字量转换成模拟量。()
A.对
B.错
 
 
7.计数器除了能输入脉冲进行计数,还能作为分频器用。()
A.对
B.错
 
 
8.八位二进制数可以表示256种不同状态。()
A.对
B.错
 
 
9.函数F连续取100次偶,F不变。()
A.对
B.错
 
 
10.正“与非”门也就是负“或非”门。()
A.对
B.错
 
 
11.逻辑变量的取值,1比0大。()
A.对
B.错
 
 
12.D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。()
A.对
B.错
 
 
13.八路数据分配器的地址输入(选择控制)端有8个。()
A.对
B.错
 
 
14.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。()
A.对
B.错
 
 
15.TTL与非门与CMOS与非门的逻辑功能不一样。()
A.对
B.错
 
Tag:  

作业咨询:
点击这里给我发消息

论文咨询:
点击这里给我发消息

合作加盟:
点击这里给我发消息

服务时间:
8:30-24:00(工作日)