东大18秋学期《数字信号处理器原理及应用》在线作业1答案

作者:佚名 字体:[增加 减小] 来源:互联网 时间:2018-09-16 17:32

18秋学期《数字信号处理器原理及应用》在线作业1-0001 试卷总分:100 得分:0 一、 单选题 (共 10 道试题,共 50 分) 1.此C281x CPU除了支持 个CPU级的中断外 A.64 B.16 C.32 D.8 2.在地址位多处理器协
18秋学期《数字信号处理器原理及应用》在线作业1-0001
试卷总分:100    得分:0
一、 单选题 (共 10 道试题,共 50 分)
1.此C281x CPU除了支持      个CPU级的中断外
A.64
B.16
C.32
D.8
 
 
2.在地址位多处理器协议中(ADDR/IDLE MODE位为1),最后一个数据位后有一个附加位,称之为       
 
A.标识符
B.校验位
C.仲裁位
D.地址位
 
 
3.中断响应过程中CPU 获取中断向量和保存重要的寄存器需要花费      个CPU 时钟周期
A.9
B.12
C.8
D.4
 
 
4.TMS320F2812 的ADC模块有      采样和保持(S/H)器
 
A.两个
B.一个
C.四个
D.三个
 
 
5.SCI采用硬件对通信数据进行      检查
 
A.极性和数据格式
B.通信数据
C.通信协议
D.通信速率
 
 
6.事件管理器的捕获单元用来对外部硬件信号的       
A.输入响应
B.时间测量
C.模数转换
D.PWM控制
 
 
7.PIE 支持的      个中断
A.64
B.96
C.32
D.128
 
 
8. CAN 总线只用了7 层模型中的      
 
A.物理层、数据链路层
B.物理层、数据链路层和应用层
C.网络层、数据链路层
D.物理层、数据链路层和网络层
 
 
9.DSP内核它包括处理器内核,指令缓冲器,数据存储器和程序存储器,I/O接口控制器,程序地址总线和程序数据总线,直接读取的地址总线和数据总线等单元,其中最核心的是()
A.处理器内核
B.指令缓冲器
C.数据存储器和程序存储器
D.程序地址总线和程序数据总线
 
 
10.WDPS是看门狗    控制的
A.标志位
B.禁止
C.校验
D.预定标
 
 
二、 判断题 (共 10 道试题,共 50 分)
1.定时器的时钟源可以取自外部输入信号(TCLKIN),QEP单元,内部时钟或者看门狗时钟。
 
A.错误
B.正确
 
 
2.软件改变系统工作频率时,可以立即生效,无需等待。
 
A.错误
B.正确
 
 
3.  可屏蔽中断的响应过程实质上就是中断的产生、使能到处理的过程。
 
A.错误
B.正确
 
 
4.模数转换模块ADC排序器由两个独立的8状态排序器 (SEQ1和SEQ2)构成,这两个排序器还可以级联构成一个16状态的排序器 (SEQ)。
 
A.错误
B.正确
 
 
5.在许多运动/电机和功率电子应用中,常将功率器件上下臂串联起来控制。上下被控的臂可以短时同时导通。
 
A.错误
B.正确
 
 
6.在增强的FIFO缓冲模式下,用户可以建立32级深度的发送和接收缓冲。
A.错误
B.正确
 
 
7.SPI 的通信速率和通信数据长度都是可编程的。
 
A.错误
B.正确
 
 
8. 事件管理器的捕获单元用来对外部硬件信号的时间测量,利用边沿检测单元测量外部信号的时间差,从而可以确定电机转子的转速。
 
A.错误
B.正确
 
 
9.通用定时器工作在定向递增/递减计数模式时,定时器根据定标后的时钟或计数方向TDIRA引脚的输入进行递增或递减计数。
 
A.错误
B.正确
 
 
10.工作在主模式下(MASTER/SLAVE = 1),数据从SPISIMO引脚输出,并锁存SPISOMI引脚上输入的数据。
 
A.错误
B.正确
 
Tag:  

作业咨询:
点击这里给我发消息

论文咨询:
点击这里给我发消息

合作加盟:
点击这里给我发消息

服务时间:
8:30-24:00(工作日)