北理工20春《数字电子技术》在线作业题目【标准答案】

作者:佚名 字体:[增加 减小] 来源:互联网 时间:2020-05-21 09:15

北理工《数字电子技术》在线作业 -0005 试卷总分:100 得分:100 一、单选题 (共 10 道试题,共 30 分) 1.灌电流负载是门电路输出为()电平时的负载。 A.高 B.零 C.悬空 D.低 2.对于TTL与非门闲
北理工《数字电子技术》在线作业 -0005
试卷总分:100  得分:100
一、单选题 (共 10 道试题,共 30 分)
1.灌电流负载是门电路输出为()电平时的负载。
A.高
B.零
C.悬空
D.低
 
2.对于TTL与非门闲置输入端的处理,不可以()。
A.通过电阻33kΩ接电源
B.接电源
C.接地
D.与有用输入端并联
 
3.设计一个十进制计数器,需要的触发器个数至少为()。
A.7个
B.6个
C.5个
D.4个
 
4.接通电源电压就能输出矩形波形的电路是()。
A.施密特触发器
B.多谐振荡器
C.单稳态触发器
D.D触发器
 
5.数字系统和模拟系统之间的接口常采用()。
A.计数器
B.数/模和模/数转换器
C.存储器
D.多谐振荡器
 
6.当与门输入信号A、B的输入顺序为()变化时,将可能出现竞争冒险。
A.11→10→00→01
B.00→10→11→01
C.00→01→11→10
D.00→01→10→11
 
7.将边沿变化缓慢的信号变成边沿陡峭的脉冲,可使用()。
A.积分电路
B.施密特触发器
C.多谐振荡器
D.单稳态触发器
 
8.逻辑与非门的输入/输出逻辑关系为()。
A.相同出0,不同出1
B.有1出0,全0出1
C.有0出1,全1出0
D.有0出0,全1出1
 
9.欲使边沿JK触发器构成T’触发器,则只要使()。
A.JK=11
B.JK=10
C.JK=01
D.JK=00
 
10.组合逻辑电路消除竞争冒险的方法有()。
A.屏蔽输入信号的尖峰干扰
B.在输出端接入缓冲电路
C.后级加缓冲电路
D.修改逻辑设计
 
二、多选题 (共 10 道试题,共 30 分)
11.TTL电路在正逻辑系统中,以下相当于输入逻辑“1”的是()。
A.通过电阻510Ω接地
B.通过电阻2.7kΩ接电源
C.通过电阻2.7kΩ接地
D.悬空
 
12.CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。
A.高速度
B.高抗干扰能力
C.电源范围宽
D.微功耗
 
13.脉冲整形电路有()。
A.施密特触发器
B.多谐振荡器
C.单稳态触发器
D.555定时器
 
14.施密特触发器有两个阈值电压,分别称作()。
A.高电压#低电压
B.正向阈值电压
C.反向阈值电压
 
15.根据不同需要,在集成计数器芯片的基础上,通过采用()方法可以实现任意进制的计数器。
A.预置数法
B.进位输出置最小数法
C.进位输出置最大数法
D.反馈归零法
 
16.三态输出门的输出状态为()。
A.高阻
B.高电平
C.低阻
D.低电平
 
17.下列那种是描述时序电路逻辑功能的方法()。
A.逻辑方程组
B.电路图
C.状态图
D.时序图
 
18.构成移位寄存器可以采用的触发器有()。
A.同步型
B.主从型
C.R-S型
D.J-K型
 
19.以下关于组合逻辑电路的说法正确的是()。
A.逻辑功能上任意时刻的输出与电路过去的状态无关
B.没有存储单元
C.在电路结构上只包含门电路
D.任意时刻的输出仅取决于该时刻的输入
 
20.下列触发器中,克服了空翻现象的有()。
A.边沿D触发器
B.同步RS触发器
C.主从RS触发器
D.主从JK触发器
 
三、判断题 (共 20 道试题,共 40 分)
21.为了暂存四位数据信号,可用二个触发器构成数据寄存器。
 
22.DAC是将输入的数字量转换成输出的模拟量的器件。
 
23.从电路分类来看,计数器是属于组合逻辑电路。
 
24.若逻辑代数式A+B=B+C,则A=C。
 
25.对正逻辑而言的“与”门电路,采用负逻辑表示时则为“或”门电路。
 
26.在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。
 
27.影响二极管的开关速度的主要因素是反向恢复时间,而开通时间常可忽略不计。
 
28.在逻辑代数中,不管是变量还是函数,它们只有0和1两个取值,且表示数量的大小。
 
29.环形振荡器输出矩形方波,可用作数字电路中的信号源。
 
30.表示逻辑函数通常使用真值表、逻辑函数、卡诺图、逻辑图及工作波形图。
 
31.主从式触发器的一次性翻转问题,是由于将输出状态反馈到输入端,从而使主锁存器的输出不能任意变化而引起的。
 
32.若逻辑代数式AB=BC,则B=C。
 
33.DAC的分辨率就是当输入数字信号最低位变化1时,输出模拟电压的变化量。
 
34.一个译码器配以适当的门电路可实现多个逻辑函数,但是逻辑函数中的自变量个数不能多于译码器输入二进制代码的位数。
 
35.三态门的典型用途就是能够实现用总线传输几个不同的数据或控制信号。
 
36.普通的逻辑门电路允许将输出端直接连在一起。
 
37.由四个触发器构成的二进制计数电路共有八个计数状态。
 
38.卡诺图不适合于变量个数较多的逻辑函数表达式的化简。
 
39.单稳态触发器的主要应用为:定时、延时、整形。
 
40.利用卡诺图化简非完全描述逻辑函数更方便。
 
Tag:  

作业咨询:
点击这里给我发消息

论文咨询:
点击这里给我发消息

合作加盟:
点击这里给我发消息

服务时间:
8:30-24:00(工作日)